Mikroelektronika. Számolja ki, hogy mekkora nyitófeszültség mellett lesz a nmos tranzisztor telítési árama 10mA. (V T =0.



Hasonló dokumentumok
Integrált áramkörök/3 Digitális áramkörök/2 CMOS alapáramkörök Rencz Márta Ress Sándor

MIKROELEKTRONIKA, VIEEA306

MIKROELEKTRONIKA, VIEEA306

MOS alapáramkörök. CMOS áramkörök, konstrukciós kérdések. Elektronikus Eszközök Tanszéke.

MIKROELEKTRONIKA, VIEEA306

1. Egy lineáris hálózatot mikor nevezhetünk rezisztív hálózatnak és mikor dinamikus hálózatnak?

III. félvezetők elméleti kérdések 1 1.) Milyen csoportokba sorolhatók az anyagok a fajlagos ellenállásuk alapján?

Integrált áramkörök/2 Digitális áramkörök/1 MOS alapáramkörök. Rencz Márta Ress Sándor Elektronikus Eszközök Tanszék

ELEKTRONIKA I. (KAUEL11OLK)

Mikroelektronika és technológia, VI. sz gyakorlat Mérések a CMOS IC gyártási eljárás ellenõrzésére

Mikroelektronikai tervezés tantermi gyakorlat

Integrált áramkörök/2. Rencz Márta Elektronikus Eszközök Tanszék

Hobbi Elektronika. Bevezetés az elektronikába: Térvezérlésű tranzisztorok (FET)

Áramgenerátorok alapeseteinek valamint FET ekkel és FET bemenetű műveleti erősítőkkel felépített egyfokozatú erősítők vizsgálata.

Az N csatornás kiürítéses MOSFET jelleggörbéi.

FÉLVEZETŐ ESZKÖZÖK II. Elektrotechnika 5. előadás

Műveleti erősítők - Bevezetés

Tájékoztató. Használható segédeszköz: számológép

UNIPOLÁRIS TRANZISZTOR

Gingl Zoltán, Szeged, dec. 1

Gingl Zoltán, Szeged, :44 Elektronika - Diódák, tranzisztorok

ELEKTRONIKAI ALAPISMERETEK

Analóg elektronika - laboratóriumi gyakorlatok

Standard cellás tervezés

Elektronika Előadás

Feszültségszintek. a) Ha egy esemény bekövetkezik akkor az értéke 1 b) Ha nem következik be akkor az értéke 0

2.Előadás ( ) Munkapont és kivezérelhetőség

11.2. A FESZÜLTSÉGLOGIKA

Laptop: a fekete doboz

Versenyző kódja: 7 27/2012. (VIII. 27.) NGM rendelet MAGYAR KERESKEDELMI ÉS IPARKAMARA. Országos Szakmai Tanulmányi Verseny.

MIKROELEKTRONIKA, VIEEA306

Kombinációs hálózatok és sorrendi hálózatok realizálása félvezető kapuáramkörökkel

PN átmenet kivitele. (B, Al, Ga, In) (P, As, Sb) A=anód, K=katód

Elektronika I. Gyakorló feladatok

Földzaj. Földzaj problémák a nagy meghajtó képességű IC-knél

Teljesítmény-erősítők. Elektronika 2.

MIKROELEKTRONIKA 7. MOS struktúrák: -MOS dióda, Si MOS -CCD (+CMOS matrix) -MOS FET, SOI elemek -MOS memóriák

KÖZÖS EMITTERŰ FOKOZAT BÁZISOSZTÓS MUNKAPONTBEÁLLÍTÁSA

Adatok: R B1 = 100 kω R B2 = 47 kω. R 2 = 33 kω. R E = 1,5 kω. R t = 3 kω. h 22E = 50 MΩ -1

ELEKTRONIKAI ALAPISMERETEK

XI. DIGITÁLIS RENDSZEREK FIZIKAI MEGVALÓSÍTÁSÁNAK KÉRDÉSEI Ebben a fejezetben a digitális rendszerek analóg viselkedésével kapcsolatos témákat

ELEKTRONIKAI ALAPISMERETEK

A 2009-es vizsgákon szereplő elméleti kérdések

Bevezetés az analóg és digitális elektronikába. V. Félvezető diódák

MIKROELEKTRONIKA, VIEEA306

Dr. Oniga István DIGITÁLIS TECHNIKA 8

Bevezetés a méréstechnikába és jelfeldolgozásba. Tihanyi Attila április 17.

Integrált áramkörök/4 Digitális áramkörök/3 CMOS megvalósítások Rencz Márta

Logaritmikus erősítő tanulmányozása

Irányítástechnika Elıadás. A logikai hálózatok építıelemei

ELEKTRONIKAI ALAPISMERETEK

DIGITÁLIS TECHNIKA 11. Előadás

Előadó: Nagy István (A65)

Logikai áramkörök. Informatika alapjai-5 Logikai áramkörök 1/6

Elektronika I. Dr. Istók Róbert. II. előadás

Attól függően, hogy a tranzisztor munkapontját melyik karakterisztika szakaszon helyezzük el, működése kétféle lehet: lineáris és nemlineáris.

A 27/2012 (VIII. 27.) NGM rendelet (12/2013 (III.28) NGM rendelet által módosított) szakmai és vizsgakövetelménye alapján.

EBBEN A VIZSGARÉSZBEN A VIZSGAFELADAT ARÁNYA

Érzékelők és beavatkozók

AUTOMATIKAI ÉS ELEKTRONIKAI ISMERETEK KÖZÉPSZINTŰ ÍRÁSBELI VIZSGA JAVÍTÁSI-ÉRTÉKELÉSI ÚTMUTATÓ A MINTAFELADATOKHOZ

MINTA Írásbeli Záróvizsga Mechatronikai mérnök MSc. Debrecen,

Analóg áramkörök Műveleti erősítővel épített alapkapcsolások

DIGITÁLIS TECHNIKA II

SOIC Small outline IC. QFP Quad Flat Pack. PLCC Plastic Leaded Chip Carrier. QFN Quad Flat No-Lead

1. Kombinációs hálózatok mérési gyakorlatai

ELEKTRONIKAI ALAPISMERETEK

Diszkrét aktív alkatrészek

ELEKTRONIKAI ALAPISMERETEK

ELEKTRONIKAI ALAPISMERETEK

Négyszög - Háromszög Oszcillátor Mérése Mérési Útmutató

1. Visszacsatolás nélküli kapcsolások

Versenyző kódja: 31 15/2008. (VIII. 13) SZMM rendelet MAGYAR KERESKEDELMI ÉS IPARKAMARA. Országos Szakmai Tanulmányi Verseny

Elvonatkoztatási szintek a digitális rendszertervezésben

ÁRAMKÖRÖK SZIMULÁCIÓJA

ELEKTRONIKAI ALAPISMERETEK

MODULÁRAMKÖRÖK ÉS KÉSZÜLÉKEK

Koincidencia áramkörök

Szimmetrikus bemenetű erősítők működésének tanulmányozása, áramköri paramétereinek vizsgálata.

Áramkörök számítása, szimulációja és mérése próbapaneleken

Teljesítményerősítők ELEKTRONIKA_2

Elektronika 2. TFBE1302

MOS logikai rendszerek statikus és dinamikus tulajdonságai

ELEKTRONIKAI ALAPISMERETEK

Tételek Elektrotechnika és elektronika I tantárgy szóbeli részéhez 1 1. AZ ELEKTROSZTATIKA ALAPJAI AZ ELEKTROMOS TÖLTÉS FOGALMA 8 1.

1 kérdés. Személyes kezdőlap Villamos Gelencsér Géza Simonyi teszt május 13. szombat Teszt feladatok 2017 Előzetes megtekintés

Orvosi jelfeldolgozás. Információ. Információtartalom. Jelek osztályozása De, mi az a jel?

feszültség konstans áram konstans

ELEKTRONIKA I. TRANZISZTOROK. BSc Mérnök Informatikus Szak Levelező tagozat

1.zh Kösse össze a két oszlop egy-egy összetartozó fogalmát! pozitív visszacsatolás

MAGYAR KERESKEDELMI ÉS IPARKAMARA. Országos Szakmai Tanulmányi Verseny. Elődöntő KOMPLEX ÍRÁSBELI FELADATSOR

Analóg elektronika - laboratóriumi gyakorlatok

ELEKTRONIKAI ALAPISMERETEK

10. EGYSZERŰ HÁLÓZATOK TERVEZÉSE A FEJLESZTŐLAPON Ennél a tervezésnél egy olyan hardvert hozunk létre, amely a Basys2 fejlesztőlap két bemeneti

A/D és D/A konverterek vezérlése számítógéppel

Műveleti erősítők. Előzetes kérdések: Milyen tápfeszültség szükséges a műveleti erősítő működtetéséhez?

Villamosságtan szigorlati tételek

Elektronika alapjai. Témakörök 11. évfolyam

Analóg elektronika - laboratóriumi gyakorlatok

i1. Az elektronikában alkalmazott mennyiségek SI mértékegységei és prefixei.

ELEKTRONIKAI ALAPISMERETEK

Átírás:

Mikroelektronika Minek a rövidítése az MPW? Ez mit jelent magyarul? Mi a gazdasági előnye? MPW = multi project wafer, magyarul a lényege: egy szeleten 10-15 terv kerül legyártásra. Gazdasági előnye: a maszk költségek sok terv között oszlanak meg. Számolja ki, hogy mekkora nyitófeszültség mellett lesz a nmos tranzisztor telítési árama 10mA. (V T =0.7V, K=100µA/V 2, W =1µm, L=0.25µm) A MOS struktúra mely paramétereitől függ a V T küszöbfeszültség értéke (és hogyan)? oxidvastagság nő vagy oxidkapacitás csökken bulk adalékolás nő gate-bulk kontakt potenciál nő vagy kicsit máshogy megfogalmazva a kérdést V T küszöbfeszültség inverziós réteg kialakulásához szükséges minimális feszültség; függ: a félvezetőanyag energiaszintjeitől az oxid vastagságától és dielektromos állandójától a Si adalékolásától és dielektromos állandójától Egy integrált áramkör felületén hogy kell két ellenállást tervezni ahhoz, hogy megvalósítás esetén a két ellenállás (pl.: bázis diffúziós ellenállás) minél egyformább legyen? azonos geometria azonos orientáció közel legyenek egymáshoz azonos izotermára essenek (azonos hőmérséklet) NEM minimális méret Rajzolja fel a növekményes n csatornás MOS tranzisztor keresztmetszeti képét, kimeneti karakterisztika-seregét és transzfer karakterisztikáját! Transzfer karakterisztika Kimeneti karakterisztika sereg U DS Keresztmetszeti kép

Hogyan függ a küszöb alatti áram értéke a V GS feszültségtől? exponenciálisan Tervezze meg az alábbi logikai függvénynek megfelelő áramkör tranzisztor szintű kapcsolási rajzát (nmos) Majd valósítsa meg verilog nyelven és írjon hozzá tesztmodult. KI = NOT(AB+C) Elvi felépítés Tranzisztorokkal megvalósított állapot module complex (A, B, C, KI); input A, B, C; output KI; assign KI = ~((A & B) C); endmodule; module test; reg a,b,c; wire ki; complex cplx(a,b,c,ki); intial begin a=0; b=0; c=0; #1 a=1; #2 b=1; end endmodule Mi a JFET-ek legfontosabb paramétere? Számolja ki U 0 -t, ha a csatorna vastagsága d = 4 m és adalékolása Nd = 10 15 /cm 3! ahol a 11.8 a szilícium relatív dielektromos állandója, a szilícium oxidé pedig 3.9. Legfontosabb paraméter: U 0 elzáródási feszültség.

Milyen transzportfolyamatnak köszönhető az n csatornás, növekményes MOS FET tranzisztorok esetén a töltéshordozók vándorlása a source és a drain kivezetések között a trióda tartományban? A növekményes MOS tranzisztorban nincsen csatorna-adalékolás. Ezekben az eszközökben a csatornát a Gate-re adott feszültség, a Gate tere hozza létre az inverzió jelensége révén. Egy n-csatornás növekményes MOS tranzisztorban a source és a drain n-típusú, a bulk p-típusú. Ha a gate-re pozitív feszültséget kapcsolunk (a source-hoz képest), akkor a bulkban lévő lyukakat az taszítani fogja. Ennek hatására egy kiürített réteg alakul ki a gate-oxid alatt. Ha tovább növeljük a feszültséget, akkor a gate alatt elektronok gyűlnek össze, hiszen azokra vonzó hatással van a gate tere. Ez az összegyűlt töltés az inverziós töltés, amely a csatornát alkotja. Kialakulásával ohmos kapcsolatot létesít a source és a drain között, amivel lehetővé válik a vezetés. A tranzisztoron átfolyó áram nagysága ekkor a drain-source feszültségtől lineárisan függ ez jellemző a MOS tranzisztorra a trióda tartományban. Hasonlítsa össze a kiürítéses és a növekményes MOS FET-eket! (Keresztmetszeti rajz, csatorna) Kiürítéses Növekményes Legfontosabb paraméter: U 0 elzáródási feszültség Legfontosabb paraméter: V T küszöbfeszültség Egy bipoláris tranzisztor kisjelű áramerősítési tényezője az I E =2 ma munkapontban b=ß=150. Rajzolja fel a kételemes közös bázisú helyettesítő képét és határozza meg az elemértékeit! Hogyan helyezzük el a műveleti erősítőt az alkatrészen? Röviden: szimmetrikusan, hogy a termikus hatások a lehető legegyformábbak legyenek. Hosszabban (általánosabb): Teljesítmény végfok tranzisztorok távol a differenciális pár alkotta bemenettől Szimmetrikus elrendezése - common centroid: o x és y irányú technológiai szórásra is érzéketlen o azonos izotermák

Készítse el az alábbi logikai függvényt megvalósító PDN hálózatot nmos tranzisztorok alkalmazásával! Tervezze meg ennek duálisát és alkossa meg a funkciót megvalósító CMOS áramkört! X=OUT=negált(ABC+DE+FGH) nmos CMOS=nMOS+pMOS Duális (nmos, pmos) Különbség nmos és pmos között: nmos hálózat: GND-re húzza le a kimenetet: Pull-Down Network (PDN) pmos hálózat: VDD-re húzza fel a kimenetet: Pull-Up Network (PUN) Duális szerkesztése: (olyan, mint a számtudban de az X és GND összekötést kihagyom, mert csúnya lenne az ábra) de elég annyit meggondolni: soros -> párhuzamos párhuzamos -> soros

Ismertesse és hasonlítsa össze a statikus és a dinamikus CMOS logikák működését! Ismertesse előnyüket és hátrányukat! (fogyasztás, komplexitás, stb.) Milyen tényezőktől függ a CMOS logikák fogyasztása? Rajzoljon fel egy-egy példát mindkettő áramköri megvalósítására! Készítsen megfelelő ábrasort és lássa el az ábrákat magyarázó feliratokkal! Statikus CMOS logika: A logikai áramkörök uralkodó technológiája napjainkban a CMOS technika, ezen belül is a statikus CMOS logika. Előnye: jó tervezhetőség időfüggetlen működésből adódó alkalmasság arra, hogy nagy és univerzálisan felhasználható cellakönyvtárat hozzunk létre. Hátránya: terhelő-ellenállás helyén az nmos elemekkel megvalósított logikai függvény teljes duál hálózatát meg kell valósítani ahhoz, hogy semmilyen kombinációban se folyjék keresztirányú áram. Emiatt a tranzisztorszám megduplázódik, ami a megnövekedett helyfoglalás mellett sebességcsökkenéssel is jár, mivel minden bemenet két gatekapacitás terhelés jelent a meghajtás számára. Ha nincs logikai szintváltás, akkor nem folyik áram, nincs teljesítmény-felvétel. Késleltetés (propagation delay). V cc A B n p p n C t Y=A +B B A Y 0 0 1 0 1 0 1 0 0 Statikus CMOS logika, 2- bemenetű NOR 2-bemenetű NOR kapcsolás 1 1 0 Dinamikus CMOS logika. A logikai áramkörök megvalósításának egy másik lehetősége a dinamikus logika. A működés két fázisra oszlik, amelyet a fázisjelek vezérelnek. Hátrány: Első fázis az előtöltés, amelynek során a belső (lényegében parazita eredetű) C 1 kapacitást egy pmos tranzisztor a Vcc tápfeszültségre tölti fel, majd a pmos lezárása után az ide betöltött töltés, mint logikai U High szint, magára marad, lebeg. Második fázisban egy másik fázisjel megkezdi a logikai függvény kiértékelését Előtöltő órajel kell Előny: A logikai funkciót a PDN valósítja meg 2N tranzisztor helyett N+2 tranzisztor elégséges kisebb helyfoglalás mint statikus CMOS-nál Geometriai arányok nem izgalmasak a működés szempontjából Csak dinamikus teljesítményfelvétel (nincs egymásba vezetés) Az ábrán egy kétbemenetű ÉS kapcsolatot mutatunk be, amelynek során a C ki kapacitás vagy teljes egészében kisül a föld felé, vagy feszültsége közelítőleg változatlan marad (amennyiben eltekintünk a továbbiakban tárgyalt ún. töltésmegosztás, charge-sharing jelenségtől). V cc ELŐTÖLTÉS KIÉRTÉKELÉS A B p n n n C ki Y=A. B Dinamikus CMOS logika, 2-bemenetű NAND kapu

CMOS áramkörök fogyasztása: Dinamikus összetevők minden kapcsolási eseménykor (dinamikus fogyasztás összetevők nem ugyanaz, mint a dinamikus logika, NE keverjétek össze) o egymásbavezetés: A bemenő jel felfutásának egy szakaszában mindkét tranzisztor egyszerre vezet, ha V Tn <U BE <V DD -V Tp (ez csak statikus logikánál van) o töltéspumpálás: jelváltásokkor, 1-re váltáskor a kimeneten lévő C L terhelést a p tranzisztoron keresztül tápfeszültséggel töltjük, majd 0-ra váltáskor az n tranzisztoron keresztül kisütjük (A teljes fogyasztás a 2 összege (ha egymásba vezetés is van), arányos a frekvenciával és a tápfeszültség 2. ill. 3. hatványával.) -> a dinamikus fogyasztás összetevőkre értve V DD : tápfeszültség o eseménysűrűséggel arányos: f: működési frekvencia órajel frekvencia C L : terhelő kapacitás az áramkör aktivitása t UD : az idő, amíg áram folyik, Parazita jelenségek miatt további összetevők: b: egy konstans, ami az átkapcsoló o küszöb alatti áramok jel alakjától függ b~0.1-0.2 o pn-átmenetek szivárgási áramai leakage: ma már nagyon jelentős V Tn és V Tp : n és p tranzisztor o szivárgás a gate dielektrikumon keresztül nyitófeszültség Keskeny csatornás MOS tranzisztoroknál miért nem vízszintes a telítésben a karakterisztika? Az ideális MOS tranzisztor karakterisztikái a telítéses tartományban vízszintesek, a kimeneti ellenállás végtelen (lásd a kimeneti karakterisztikán). A valóságban azonban a karakterisztikák mindig mutatnak kisebb-nagyobb dőlést, ennek oka a csatornarövidülés. Telítéses tartományban, ha az elzáródást követően tovább növeljük a drain-source feszültséget, növekszik a drain oldali, elzáródott szakasz hossza. Emiatt csökken a csatorna geometriai hossza (effektív hosszúság), ami az ID kifejezésben L néven a nevezőben szerepel, emiatt az áram növekvő drain feszültségnél nő, a karakterisztikák nem vízszintesek, hanem dőlést mutatnak. Rajzolja fel egy növekményes n csatornás MOS tranzisztor keresztmetszeti képét és kimeneti karakterisztika sereget. (tengelyek felcímkézése, mértékegységek, értékek) Keresztmetszet Kimeneti karakterisztika sereg 3 Dinamikus MOS logikák esetén milyen két fontos működési fázist különböztetünk meg? 1. Egy kapcsoló pmos tranzisztorral egy kapacitást feltöltünk V DD feszültségre: előtöltés vagy pre-charge 2. Következő fázisban V DD -ről leválik a kondenzátor és egy nmos logikai hálózaton keresztül a kapacitást (a bemenetek függvényében) kisütjük vagy töltve hagyjuk: ez a kiértékelés vagy evaluation

Magyarázza meg az Early Hatás jelenségét bipoláris tranzisztorok esetén. Nagy frekvenciákra: Másodlagos effektusok a bipoláris tranzisztor működésében Early hatás A tranzisztor működése során a kimenet valamelyest visszahat a bemenetre azáltal, hogy U CB változtatása megváltoztatja a CB kiürített réteg vastagságát, ezáltal a bázis szélességét, ezáltal az áramerősítési tényezőket. U CE nőb női C nő véges kimenő ellenállás. Rajzolja fel egy CMOS inverter transzfer karakterisztikáját és határozza meg grafikusan a komparálási feszültséget.(v DD =3.3 V) Transzfer karakterisztika Grafikusan a komparálási feszültség Szövegesen Komparálási feszültség: Az a határ, ami alatt 0 szintté és ami felett logikai 1 szintté regenerálja az inverterlánc a jelet. Az U in =U out egyenes és a karakterisztika metszéspontja Milyen módszert használnak a szimulátor programok a hálózati egyenletek előállítására? A csomóponti potenciálok módszerét. Mi az AC analízis és mire használjuk? Kisjelű analízis a frekvencia függvényében. Az áramkör frekvencia átvitelét és Bode-diagramját kapjuk meg segítségével. Mi a DC analízis és mire használjuk? Egyenáramú munkaponti analízis. Segítségével csomóponti feszültségek és transzfer karakterisztika számítható. Számolja ki, hogy mekkora W/L értéknél lesz a tranzisztor telítési árama 5mA??A W/L értékeire adjon reális megvalósítható becslést!(u GS =7.7 V; V T =0.7 V; K/2=50µA/V 2 ) Ez az érték W/L arányát jelenti (és számértékileg is nagyjából megfelelő amit láttam értékek azok a: 0.16 12.5), ha konkrét W és L értéket kérdeznek becslésre én például W=2µm és L=1µm, mondanám (mindenképpen µm-es tartományban) vagy egy másik megoldási mód Mivel a lyukak mozgékonysága kb. 2... 2.5x kisebb A komparálási feszültség a W/L arányokkal változtatható A W/L arány változtatásával a drain áram nagyságrendekkel változtatható. Mit jelent a pin assignment kifejezés? Mire használjuk és miért van rá szükség? pin assignment ~ lábkiosztás, mi verilog programozáskor használtuk, hozzárendeltük az FPGA egyes lábait (nyomógombjait, kapcsolóit, LEDjeit ) a verilog program megfelelő input és outputjaihoz.

Tervezze meg azalábbi fügvények megfelelő áramköri tranzisztor szintű kapcsolási rajzát. (CMOS; MFS=0.35µm, V DD =3.3 V; f működés =100 MHz). Adjon reális becslést n és p csatornás tranzisztorok W és L méretére! Adjon becslést a dinamikus fogyasztásra, ha a kimenetet terhelő kapacitás C L = 10pF. X=OUT= negált(c(a+b)) CMOS kapcsolás Többi feladatrész Dinamikus fogyasztás: 2 részből áll: Egymásba vezetés: de ehhez hiányzik pár adat Töltéspumpálás: Reális becslés: Mivel a lyukak mozgékonysága kb. 2... 2.5x kisebb A komparálási feszültség a W/L arányokkal változtatható A W/L arány változtatásával a drain áram nagyságrendekkel változtatható. Mi a logikai szintézis? Egy HDL-ben leírt működés kapuszintű megvalósítása. (Laborokon ezt végezte el a "logikai szintézer") Mi az OLED? Organic Light Emitting Diode ~ Organikus Fényt Kibocsájtó Dióda

NMOS tranzisztor kialakításának technológiai lépései. A poli-si gate-es nmos technológia Lépések Magyarázat Kiindulás: p típusú szubsztrát (Si szelet) tisztítás, majd vastag SiO 2 (field oxide) növesztése M1: aktív zóna Aktív zóna kialakítása fotolitográfiával fotoreziszt felvitele, exponálás UV fénnyel előhívás, exponált reziszt eltávolítása SiO2 kémiai marása, fotoreziszt maradékénak eltávolítása M2: poli-si mintázat Gate kialakítása: vékony oxid növesztése poli-si leválasztása poli-si mintázat kialakítása fotolitográfiával (reziszt, exponálás, előhívás) poli-s marása, vékony oxid marása S/D adalékolás (inplantáció) az oxid (vékony, vastag) maszkolja az adalékolást megvalósul a gate önillesztése Foszfor-szilikát üveg (PSG) leválasztása: passziválás

M3: kontaktus-mintázat Kontaktusablakok nyitása fotolitográfia (reziszt, mintázat fényképezése, előhívás) marás (mintázat átvitele) tisztítás M4: fémezés-mintázat Fémezés kialakítás Al leválasztása fotolitográfia, marás, tisztítás A technológia receptje kötött, a mélységi struktúrát egyértelműen meghatározzák az egymást követő maszkok Elegendő a maszkon kialakítandó alakzatokat megadni. Az egymást követő maszkokon kialakítandó rajzolatok együttesét layout-nak nevezzük.